Aus ca 150 Studenten im Fach „Digitale Verarbeitungssysteme“ wusste keiner, wie man folgende Aufgabe löst. sie ist leider sehr wichtig für die Klausur (übermorgen)(
„Ein D-Flipflop hat einen Dateneingang D, einen Takteingang T, sowie zwei Ausgänge Q und Q’. Die Eingangskapazitäten von D und T sowie die Ausgangskapazitäten von Q und Q’ seien jeweils C = 5pF, die Betriebsspannung des Flipflops betrage U = 5V. Bei jedem Taktübergang wird eine interne Kapazität
C2 = 10pF von 0 auf 5 Volt aufgeladen. Zu berechnen ist Stromverbrauch in Abhängigkeit von der Frequenz f“
bitte helft mir!!!